Category:Computer buses
둘러보기로 이동
검색으로 이동
In computer architecture, a bus (a contraction of the Latin omnibus) is a communication system, that transfers data between components inside a computer, or between computers. This expression covers all related hardware components (wire, optical fiber, etc.) and software, including communication protocols.
To display all parents click on the "▶": |
system that transfers data between components within a computer | |||||
미디어 올리기 | |||||
다음의 하위 개념임 |
| ||||
---|---|---|---|---|---|
다음의 한 부분임 | |||||
용도 | |||||
다음과 다름 | |||||
다음과 같다고 여겨짐 | Q12576699 | ||||
| |||||
하위 분류
다음은 이 분류에 속하는 하위 분류 86개 가운데 86개입니다.
A
B
C
- CAMAC (4 F)
D
E
F
G
H
- HIL bus (4 F)
- Hyper Transport (1 F)
I
K
L
- LocalTalk (9 F)
M
- MBus (SPARC) (5 F)
- MIL-STD-1553 (28 F)
N
P
Q
S
- SLIMbus (3 F)
- SlimPort (4 F)
- SmartSlot cards (5 F)
- SS-50 bus (3 F)
- STEbus (8 F)
T
- T-Bus (10 F)
- TURBOchannel (3 F)
V
- VPX (3 F)
W
X
"Computer buses" 분류에 속하는 미디어
다음은 이 분류에 속하는 파일 62개 가운데 62개입니다.
-
20mA-Schnittstelle.png 660 × 350; 23 KB
-
Amsterdam RAI METS 2011 (089).JPG 1,877 × 1,665; 839 KB
-
Atari XL PBI and XE ECI.png 2,800 × 1,764; 6.32 MB
-
ATCA Shelf Manager.jpg 2,592 × 2,076; 444 KB
-
BA213.jpg 682 × 800; 123 KB
-
Bus And Tag.jpg 902 × 600; 152 KB
-
Bus parallelo.png 376 × 138; 2 KB
-
Bust transfer.png 412 × 149; 2 KB
-
Cnr.jpg 368 × 124; 28 KB
-
CoCo3system.jpg 1,166 × 808; 449 KB
-
Collegamento CMOS a bus con uscite 3S.png 164 × 264; 1 KB
-
Commslot1.jpg 2,560 × 1,712; 2.04 MB
-
CompSAN 2.GIF 890 × 620; 39 KB
-
CompSAN.png 841 × 640; 29 KB
-
CompSAN3.png 976 × 734; 32 KB
-
Computer buses.svg 1,024 × 350; 8 KB
-
Conn idc20m.svg 125 × 52; 14 KB
-
Connection CMOSes to bus through OC outputs.png 151 × 237; 900 바이트
-
CPT-3Box-Model-Peripherals.svg 680 × 604; 20 KB
-
CPT-3Box-Model.svg 686 × 277; 14 KB
-
D6708 CloseUp.png 166 × 183; 53 KB
-
Esempio di arbitraggio del bus.png 228 × 307; 2 KB
-
FlexRay Frame.svg 512 × 157; 136 KB
-
Flexray.svg 800 × 500; 39 KB
-
Flexrayframe.png 463 × 248; 14 KB
-
Fpdaq1616-dimensions.jpg 500 × 319; 134 KB
-
Geographical addressing.png 139 × 161; 690 바이트
-
GIO EISA.jpg 900 × 246; 76 KB
-
Ind Req.jpg 329 × 144; 6 KB
-
Indirizzamento codificato.png 376 × 250; 2 KB
-
Intercpunetbus.png 183 × 65; 5 KB
-
IWS bus connection topology.png 406 × 160; 2 KB
-
Linear addressing mode.png 231 × 139; 763 바이트
-
Logical addressing.png 139 × 138; 735 바이트
-
Wv-ZFA-Schema.jpg 794 × 1,123; 52 KB
-
Modem sincrono.png 668 × 170; 2 KB
-
Motherboard bus.jpg 1,024 × 683; 377 KB
-
Mpi bk.jpg 800 × 517; 64 KB
-
MT-32 f gen.svg 456 × 282; 191 KB
-
N2K-CABLING.jpg 3,072 × 2,304; 2.54 MB
-
NMEA2000 Modified motor yacht.jpg 1,903 × 928; 391 KB
-
PCIe104 SAMMIT.jpg 1,219 × 1,303; 220 KB
-
PCIe104 SAMMIT1.jpg 1,219 × 1,303; 186 KB
-
Pisa connector.jpg 2,565 × 972; 709 KB
-
PNT Layer2.jpg 553 × 207; 24 KB
-
PNT Layer3.jpg 506 × 169; 15 KB
-
RS-232 DE-9 Connector Pinouts.png 1,010 × 358; 34 KB
-
RS-232 Pinouts for the DE-9 Connector.svg 512 × 221; 43 KB
-
RS-422-423 449 pinout.png 669 × 553; 10 KB
-
RX-generated single clock.png 308 × 158; 864 바이트
-
SBC-Backplane.jpg 1,280 × 835; 205 KB
-
Serial transmission rate.png 211 × 152; 1 KB
-
SM1425-MPI.jpg 3,103 × 1,916; 748 KB
-
SS30 BUS.jpg 683 × 512; 78 KB
-
ST-506 MFM Twin Cables.xcf 1,796 × 1,320; 6.75 MB
-
Standard Bus.JPG 482 × 229; 16 KB
-
Topologia a bus.png 322 × 138; 1 KB
-
TX-generated single clock.png 308 × 158; 844 바이트
-
Wishbone Interface.png 343 × 324; 16 KB
-
Межмодульный параллельный интерфейс.jpg 1,771 × 855; 388 KB